[判断题]

缓存是介于主存和C、PU之间的高速小容量存储器。

A . 正确

B . 错误

参考答案与解析:

相关试题

主存储器与主存之间增加高速缓冲存储器的目的是()。

[多选题] 主存储器与主存之间增加高速缓冲存储器的目的是()。A .扩大主存储器的容量B .扩大CPU的通用寄存器的数量C .解决CPU与主存之间的速度匹配问题D .加快程序的运行速度

  • 查看答案
  • 存储器分为内存储器、外存储器和高速缓存。

    [判断题] 存储器分为内存储器、外存储器和高速缓存。A . 正确B . 错误

  • 查看答案
  • 主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是( )。

    [单选题]主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是( )。A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主存容量和增加CPU通用寄存器数量

  • 查看答案
  • 主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是( )。

    [单选题]主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是( )。A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主

  • 查看答案
  • 主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是(1)。

    [单选题]主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是(1)。A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主存容量和增加CPU通用寄存器数量

  • 查看答案
  • 主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是(56)。

    [单选题]主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是(56)。A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主存容量和增加CPU通用寄存器数量

  • 查看答案
  • 在物理存储器层次结构中,下列哪些存储设备是非易失性存储?Ⅰ.高速缓存Ⅱ.主存储器

    [单选题]在物理存储器层次结构中,下列哪些存储设备是非易失性存储?Ⅰ.高速缓存Ⅱ.主存储器Ⅲ.第二级存储器Ⅳ.第三级存储器A.仅Ⅰ和ⅡB.仅Ⅲ和ⅣC.仅Ⅰ、Ⅲ和ⅣD.都是

  • 查看答案
  • 主存储器和CPU之间增设高速缓冲器的目的是( )

    [单选题]主存储器和CPU之间增设高速缓冲器的目的是( )A.解决CPU和主存之间的速度匹配问题B.扩大主存储的容量C.扩大CPU中通用寄存器的数量D.扩大CPU中通用寄存器的数量和主存储器的容量

  • 查看答案
  • 主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是 (56) 。(5

    [单选题]主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是 (56) 。(56) A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主存容量和增加CPU通用寄存器数量

  • 查看答案
  • 主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是 (1) 。(1)

    [单选题]主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是 (1) 。(1) A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主存容量和增加CPU通用寄存器数量

  • 查看答案