[单选题]

8086CPU构成的微机系统中,CPU与存储器连接的特点是

A.地址总线的A0选择奇/偶存储体

B.存储一个字和一个字节所用的时间一样

C.系统总线的数据总线宽度为8位

D.存储体分为奇/偶两个存储体

E.系统总线的地址总线宽度为20位

参考答案与解析:

相关试题

8086CPU对存储器的最大寻址空间为

[单选题]8086CPU对存储器的最大寻址空间为A.8KBB.16KBC.64KBD.1MB

  • 查看答案
  • 8086CPU访问存储器,当地址A0=0时()。

    [多选题] 8086CPU访问存储器,当地址A0=0时()。A .如果访问的是一个字节,该字节在偶存储体中B .如果访问的是一个字节,该字节在奇存储体中C .如果访问的是一个字,该字的低8位在偶存储体中D .如果访问的是一个字,该字的高8位在偶存储体中

  • 查看答案
  • 8086CPU构成的微机系统中,关中断指令CLI的作用是

    [单选题]8086CPU构成的微机系统中,关中断指令CLI的作用是A.禁止CPU响应可屏蔽中断B.禁止INT n指令操作C.禁止DMA操作D.禁止非屏蔽中断

  • 查看答案
  • 8086CPU构成的微机系统中,若某数据段位于存储区30000H~3FFFFH,

    [单选题]8086CPU构成的微机系统中,若某数据段位于存储区30000H~3FFFFH,数据段大小为64KB,则该数据段的段基址为A.38000HB.47FFFHC.3000HD.3800H

  • 查看答案
  • 8086CPU构成的微机系统中,中断优先权顺序由高到低的顺序是

    [单选题]8086CPU构成的微机系统中,中断优先权顺序由高到低的顺序是A.单步中断,NMI,溢出中断B.NMI,单步中断,溢出中断C.溢出中断,单步中断,NMID.溢出中断,NMI,单步中断

  • 查看答案
  • 8086CPU构成的微机系统中,在执行 INT n 指令或者响应硬件中断时,CP

    [单选题]8086CPU构成的微机系统中,在执行 INT n 指令或者响应硬件中断时,CPU保护现场的顺序依次是A.FR,CS,IPB.CS,IP,FRC.FR,IP,CSD.IP,CS,FR

  • 查看答案
  • 8086CPU处理硬件可屏蔽中断的特点是

    [单选题]8086CPU处理硬件可屏蔽中断的特点是A.需要CPU干预B.响应中断时,CPU仍然控制系统总线C.只有标志寄存器的IF位为1,才能响应D.只要有中断请求信号,CPU就必须响应E.中断类型码由中断指令提供

  • 查看答案
  • 8086CPU构成的微机系统使用寄存器间址方式访问I£¯O端口时,DX中存放的是

    [单选题]8086CPU构成的微机系统使用寄存器间址方式访问I/O端口时,DX中存放的是A.I/O端口状态B.I/O端口数据C.I/O端口地址D.I/O端口控制字

  • 查看答案
  • 8086CPU工作在最小工作模式下,对存储器进行读操作时,CPU上引脚M£¯IO

    [单选题]8086CPU工作在最小工作模式下,对存储器进行读操作时,CPU上引脚M/IO,RD状态为A.M/IO为高,RD为高B.M/IO为高,RD为低C.M/IO为低,RD为高D.M/IO为低,RD为低

  • 查看答案
  • 8086CPU构成的微机系统中,由寄存器SS提供堆栈段的段基址,为堆栈段提供偏移

    [单选题]8086CPU构成的微机系统中,由寄存器SS提供堆栈段的段基址,为堆栈段提供偏移地址的寄存器是A.BPB.SPC.SID.DI

  • 查看答案