A.从Pentium 微处理器开始已经将其内部的L1 Cache 分离为指令Cache 和数据Cache
B.Pentium Ⅱ的L2 Cache 不在微处理器芯片内部
C.Pentium 4微处理器的L1 Cache 和L2 Cache 均集成在处理器芯片内
D.目前市场上销售的赛扬(Celeron)微处理器价格较低,因为芯片内部没有集成Cache
[单选题]下面是微处理器中有关Cache的叙述,其中错误的是A.从Pentium 微处理器开始已经将其内部的L1 Cache分离为指令Cache和数据 CaCheB.PentiumⅡ的 L2 Cache不在微处理器芯片内部C.Pentium 4微处理器的L1 Cache和L2 Cache均集成在处理器芯片内D.目前市场上销售的赛扬(Celeron)微处理器价格较低,因为芯片内部没有集成 Cache
[单选题]下面是微处理器中有关Cache的叙述,其中错误的是A.从Pentium微处理器开始已经将其内部的L1 Cache分离为指令Cache和数据CacheB.Pentium Ⅱ的L2 Cache不在微处理器芯片内部C.Pentium 4微处理器的L1 Cache和L2 Cache均集成在处理器芯片内D.目前市场上销售的赛扬(Celeron)微处理器价格较低,因为芯片内部没有集成Cache
[单选题]下面是关于“微处理器”的叙述,其中错误的是:A.微处理器是用超大规模集成电路制成的具有运算和控制功能的处理器B.微处理器只能作为PC机的CPUC.Pentium微处理器是一种字长为32位的处理器D.Pentium微处理器可以同时执行多条指令
[单选题]下面是关于“微处理器”的叙述,其中错误的是( )。A.微处理器是用超大规模集成电路制成的具有运算和控制功能的处理器B.微处理器只能作为PC机的CPUC.Pentium微处理器是一种字长为32位的处理器D.Pentium微处理器可以同时执行多条指令
[单选题]下面是关于微处理器主频的叙述,其中错误的是A.微处理器的最小单位是时钟周期,它等于主频的倒数B.Pentium4 微处理器的主频已经超过3GHzC.Core2双核微处理器的主频已经超过Pentium4 微处理器的最高主频D.随着主频提高,微处理器的功耗也迅速增加
[单选题]下面是关于微处理器主频的叙述,其中错误的是A.计算机的运算速度不完全取决于微处理器的主频B.目前Pentium4微处理器的主频最高已经超过3GHzC.增加指令流水线的级数有利于提高微处理器的主频D.提高微处理器的主频可以降低其功耗
[单选题]下面是Pentium 4微处理器有关存储器访问的叙述,其中错误的是A.前端总线中有36根地址线B.保护模式下访问虚存空间的线性地址为36位C.CPU最大可寻址的物理地址空间是64GBD.理论上最大虚拟地址空间是64TB
[单选题]下面是有关微处理器指令流水线的叙述,其中错误的是A.指令流水线中的功能部件(如取指部件、译码部件等)同时执行各自的任务B.指令流水线在理想情况下,每个时钟都有一条指令执行完毕C.Pentium处理器中的所谓“超级流水线”就是指级数很多而每级功能又比较简单的流水线D.Pentium4微处理器中含有三条功能相同的整数运算流水线
[单选题]下面是有关Pentium微处理器中断和异常管理的叙述,其中错误的是A.通常把外部中断称为“中断”,而把内部中断称为“异常”B.外部中断包括可屏蔽中断(INTR)和不可屏蔽中断(NMI)两种类型C.内部中断是在指令执行期间检测到不正常或非法操作所引起的D.保护模式下使用中断向量表对中断和异常进行管理,其大小为1KB
[单选题]下面是关于Pentium微处理器功耗的叙述,其中错误的是A.随着微处理器主频和芯片集成度的不断提高,其功耗也会相应增加B.降低微处理器工作电压是减少芯片功耗的重要途径,目前Pentium4微处理器的工作电压已经降至2V以下C.采用新的CMOS制造工艺,并且用铜线代替铝线,可以使功耗进一步降低D.对微处理器的主频进行分频,使微处理器前端总线(系统总线)频率降低,也能达到降低微处理器功耗的目的