A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即,达到了即降低成本又提高系统性能的目的
B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态
C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态
D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
[单选题]主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是( )。A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主存容量和增加CPU通用寄存器数量
[单选题]主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是( )。A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主
[单选题]位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由(1)完成。(1)A.硬件B.软件C.用户D.程序员
[单选题] 位于CPU与主存之间的高速缓冲存储器(Cache)用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由(1)完成。(1)A.硬件B.软件C.用户D.程序员
[单选题]位于CPU与主存之间的高速缓冲存储器(Cache)用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由(1)完成。(1)A.硬件B.软件C.用户D.程序员
[单选题]主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是(1)。A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主存容量和增加CPU通用寄存器数量
[单选题]主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是(56)。A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主存容量和增加CPU通用寄存器数量
[单选题]位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由()完成。A .硬件B .软件C .用户D . D.程序员
[单选题]主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是 (56) 。(56) A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主存容量和增加CPU通用寄存器数量
[单选题]主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是 (1) 。(1) A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主存容量和增加CPU通用寄存器数量