[单选题]

全加器是由两个加数Xi和Yi以及低位来的进位Ci-1作为输入,产生向高位的进位Ci以及本位利Si的逻辑电路。(65)和(66)分别是进位和本位和的正确逻辑表达式。全加器亦可通过半加器来实现,此时Si=(67)。若某计算机采用8位带符号补码表示整数,则可由8个全加器(i =1,2,……8,i=8为最高位,即符号位)串接构成8位加法器,CO=0。该加法器有一个状态寄存器,记录运算结果的状态。其中,N和V分别表示符号位与溢出标志位,则其逻辑表达式分别为(68)和(69)。

A.XiYi+XiCi-1+YiCi-1

B.XiYi+XiSj+YiSi

C.XiYi+XiCi-1+YiCi-1

D.(XiYi+XiYi).Ci-1

参考答案与解析:

相关试题

全加器是由两个加数Xi和Yi以及低位来的进位Ci£­1作为输入,产生本位和S,以

[单选题]全加器是由两个加数Xi和Yi以及低位来的进位Ci-1作为输入,产生本位和S,以及向高位的进位Ci的逻辑电路。(51)和(52)分别是Si和Ci的正确逻辑表达式。全加器亦可通过半加器来实现,此时Si=(53)。若某计算机采用8位带符号补码表示整数,则可由8个全加器(i=1,2,……8,i=8为最高位,即符号位)串接构成8位加法器,C0=0。该加法器有一个状态寄存器,记录运算结果的状态。其中,N和V分别表示符号位与溢出标志位,则其逻辑表达式分别为(54)和(55)。A.B.C.D.

  • 查看答案
  • 与4位串行进位加法器比较,使用超前进位全加器的目的是()。

    [单选题]与4位串行进位加法器比较,使用超前进位全加器的目的是()。A . 完成自动加法进位B . 完成4位加法C . 提高运算速度D . 完成4位串行加法

  • 查看答案
  • 能完成两个l位二进制数相加并考虑到低位来的进位的器件称为()。

    [单选题]能完成两个l位二进制数相加并考虑到低位来的进位的器件称为()。A .编码器B .译码器C .全加器D . D.半加器

  • 查看答案
  • 既考虑本位数又考虑低位来的进位的加法称为()。

    [单选题]既考虑本位数又考虑低位来的进位的加法称为()。A .全加B .半加C .全减D . D.半减

  • 查看答案
  • 只考虑本位数而不考虑低位来的进位的加法称为()。

    [单选题]只考虑本位数而不考虑低位来的进位的加法称为()。A .全加B .半加C .全减D . D.半减

  • 查看答案
  • 只考虑本位数而不考虑低位来的进位的器件称为()。

    [单选题]只考虑本位数而不考虑低位来的进位的器件称为()。A .编码器B .译码器C .全加器D . D.半加器

  • 查看答案
  • 在进位计数制中,当某一位的值达到某个固定量时,就要向高位产生进位,这个固定量就是该类进位计数制的______。

    在进位计数制中,当某一位的值达到某个固定量时,就要向高位产生进位,这个固定量就是该类进位计数制的______。A. 原码[1]B. 尾数C. 阶码D. 基数

  • 查看答案
  • 一种进位计数包含()两个基本因素。

    [多选题] 一种进位计数包含()两个基本因素。A .奇数B .偶数C .基数D . D.位权

  • 查看答案
  • 在进位计数制中,当某一位的值达到某个固定量时,就要向高位产生进位。这个固定量就是该种进位计数制的 (3) 。

    在进位计数制中,当某一位的值达到某个固定量时,就要向高位产生进位。这个固定量就是该种进位计数制的 (3) 。A. 阶码B. 尾数C. 原码D. 基数

  • 查看答案
  • 对于无符号整数,如果最高位产生了进位,则发生了溢出。

    对于无符号整数,如果最高位产生了进位,则发生了溢出。A. 对B. 错

  • 查看答案