[单选题]

欲使处理器禁止中断,则应该使()

A . CPSR的F位为1

B . CPSR的F位为0

C . CPSR的I位为1

D . CPSR的I位为0

参考答案与解析:

相关试题

在 ARM处理器中, (49) 寄存器包括全局的中断禁止位,控制中断禁止位就

[单选题] 在 ARM处理器中, (49) 寄存器包括全局的中断禁止位,控制中断禁止位就可以打开或者关闭中断。(49)A. CPSRB. SPSRC. PCD. IR

  • 查看答案
  • 如果要选择ARM处理器工作在外部中断模式,允许外部中断IRQ,禁止快速中断FIQ

    [单选题]如果要选择ARM处理器工作在外部中断模式,允许外部中断IRQ,禁止快速中断FIQ,使用Thumb工作状态,则需要设置的寄存器是()。A.PSPB.MSPC.CPSRD.SPSR

  • 查看答案
  • 如果要选择ARM处理器工作在外部中断模式,允许外部中断IRQ,禁止快速中断FIQ

    [单选题]如果要选择ARM处理器工作在外部中断模式,允许外部中断IRQ,禁止快速中断FIQ,使用Thumb工作状态,则需要设置的寄存器是()。A . PSPB . MSPC . CPSRD . SPSR

  • 查看答案
  • 在ARM处理器中,(49)寄存器包括全局的中断禁止位,控制中断禁止位就可以打开或

    [单选题]在ARM处理器中,(49)寄存器包括全局的中断禁止位,控制中断禁止位就可以打开或者关闭中断。A.CPSRB.SPSRC.PCD.IR

  • 查看答案
  • 允许EINT0产生中断,应该使中断使能寄存器VICIntEnable的()为1。

    [单选题]允许EINT0产生中断,应该使中断使能寄存器VICIntEnable的()为1。A . 14B . 15C . 16D . 17

  • 查看答案
  • ARM处理器响应中断时,处理器硬件修改PC为()

    [单选题]ARM处理器响应中断时,处理器硬件修改PC为()A . 0x00000000B . 0x00000001C . 0x00000018D . 0x0000001C

  • 查看答案
  • ARM处理器响应快中断时,处理器硬件修改PC为()

    [单选题]ARM处理器响应快中断时,处理器硬件修改PC为()A . 0x00000000B . 0x00000001C . 0x00000018D . 0x0000001C

  • 查看答案
  • 外部设备向处理器发出中断请求,处理器进入()异常。

    [单选题]外部设备向处理器发出中断请求,处理器进入()异常。A . 快中断B . 中断C . 未定义指令D . 预取中止

  • 查看答案
  • 设置EINT0为中断IRQ,应该使中断选择寄存器VICIntSelect的()为

    [单选题]设置EINT0为中断IRQ,应该使中断选择寄存器VICIntSelect的()为0。A . 14B . 15C . 16D . 17

  • 查看答案
  • 要求外部中断2能将处理器从掉电模式唤醒,()应该设置成1

    [单选题]要求外部中断2能将处理器从掉电模式唤醒,()应该设置成1A . EXTWAKE0位B . EXTWAKE1位C . EXTWAKE2位D . EXTWAKE3位

  • 查看答案