A . DMA控制器即为直接存储器访问控制器
B . 使用DMA控制器可将数据块在外设与内存之间直接传输而不需CPU的参与,因而可显著降低处理器的负荷
C . ARM嵌入式芯片中的DMA控制器挂在AMBA的外围总线(APB)上
D . DMA控制器工作时所需的时钟由ARM嵌入式芯片中的电源管理与时钟控制器组件提供
[单选题]下面是关于ARM嵌入式芯片中的中断控制器及向量中断控制器(VIC)和嵌套向量中断控制器(NVIC)的叙述,其中错误的是()。A . 只有当一个新的中断的优先级高于当前正在执行的中断处理的优先级时,VIC才向内核提出中断请求B . NVIC可以进行中断的嵌套,即高优先级的中断可以进入低优先级中断的处理过程中,待高优先级中断处理完成后才继续执行低优先级中断C . 目前基于ARM内核的嵌入式芯片中的中断控制器仅支持向量中断D . 基于ARM内核的嵌入式芯片中的中断控制器挂在AMBA的系统总线上
[单选题]下面是基于ARM内核的嵌入式芯片中有关GPIO的叙述,其中错误的是()。A.GPIO作为输入接口时具有缓冲功能B.GPIO作为输出接口时具有锁存功能C.GPIO的引脚一般是多功能复用的D.GPIO一般只具有0态和1态,不具有高阻状态
[单选题]下面是基于ARM内核的嵌入式芯片中有关GPIO的叙述,其中错误的是()。A . GPIO作为输入接口时具有缓冲功能B . GPIO作为输出接口时具有锁存功能C . GPIO的引脚一般是多功能复用的D . GPIO一般只具有0态和1态,不具有高阻状态
[单选题]下图为基于ARM嵌入式芯片的嵌入式系统的键盘接口。下面关于该键盘接口的叙述中,错误的是()。A . 图中所示的键盘接口采用了非编码键盘(线性键盘)的结构形式B . 当仅KEY4按下时,ARM嵌入式芯片读到的GPF6~GPF1的值为001000C . 对于有些ARM嵌入式芯片,图中的GPF6~GPF1可作为外部中断引脚EINT6~EINT1,此时可通过中断方式读取按键结果D . 图中键盘接口用到的GPF口是ARM嵌入式芯片的GPIO端口中的一个端口
[单选题]下面是关于基于ARM内核的典型嵌入式系统硬件组成的叙述:Ⅰ.典型嵌入式硬件系统包括完成模拟量和数字量输入功能的前向通道Ⅱ.典型嵌入式硬件系统包括完成模拟量和数字量输出功能的后向通道Ⅲ.典型嵌入式硬件系统包括人机交互通道(例如键盘或触摸屏等输入接口及LED或LCD显示等输出接口)Ⅳ.典型嵌入式硬件系统包括相互互连通信通道(例如以太网接口、USB接口等)上述叙述中,正确的是()。A . 仅Ⅰ、Ⅱ和ⅢB . 仅Ⅱ、Ⅲ和ⅣC . 仅Ⅰ、Ⅲ和ⅣD . 全部
[单选题]下面是关于嵌入式系统使用的存储器的叙述,其中错误的是()。A.系统使用的RAM有SRAM、DRAM等多种B.Flash存储器分为NOR Flash和NAND Flash两种C.FRAM已得到使用D.目前还没有使用Cache存储器
[单选题]下面是关于嵌入式系统使用的存储器的叙述,其中错误的是()。A.CPU使用最频繁的少量的程序代码和数据存放在Cache中B.系统正在运行的程序的大部分数据和代码存放在主存储器(内存)中C.嵌入式系统使用Cache的优点是只需要增加少许成本,就能使整个系统的性能得到显著提高D.嵌入式处理器内部的Cache采用DRAM
[单选题]下面是关于嵌入式系统使用的存储器的叙述,其中错误的是()。A.嵌入式系统使用的存储器以半导体存储器为主B.铁电存储器(FRAM)在嵌入式系统已得到应用C.静态存储器SRAM是非易失性存储器D.动态存储器DRAM是易失性存储器
[单选题]下面是关于嵌入式系统使用的存储器的叙述,其中错误的是()。A . 系统使用的RAM有SRAM、DRAM等多种B . Flash存储器分为NORFlash和NANDFlash两种C . FRAM已得到使用D . 目前还没有使用Cache存储器
[单选题]下面是关于8237可编程DMA控制器的叙述,其中错误的是A.8237有一个四通道共用的DMA屏蔽寄存器和一个多通道屏蔽寄存器B.8237的数据线是16位的C.每个通道的DMA请求方式可设置为硬件方式或软件方式D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1