[判断题]

解决CPU与主内存之间的速度匹配的主要方法是在CPU与DRAM间加上二级高速缓存[L2Cache]

A . 正确

B . 错误

参考答案与解析:

相关试题

高速缓存器Cache介于CPU与主存之间,用于解决内存与外存的速度匹配问题,以提

[判断题] 高速缓存器Cache介于CPU与主存之间,用于解决内存与外存的速度匹配问题,以提高存储速度。A . 正确B . 错误

  • 查看答案
  • 为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了( )。

    [单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了( )。A.ROMB.RAMC.FLASH ROMD.Cache

  • 查看答案
  • 为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了 (58)

    [单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了 (58)(58) A.ROMB.RAMC.FLASH ROMD.Cache

  • 查看答案
  • 为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(2)。

    [单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(2)。A.ROMB.RAMC.FLASHROMD.Cache

  • 查看答案
  • 为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(22)。

    [单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(22)。A.cacheB.RAMC.FLASH ROMD.ROM

  • 查看答案
  • 为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(40)。

    [单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(40)。A.RomB.RamC.Flash RomD.Cache

  • 查看答案
  • 为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(3)。

    [单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(3)。A.ROMB.RSMC.FLASH ROMD.Cache

  • 查看答案
  • 为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了 (2)

    [单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了 (2) 。(2) A.ROMB.RAMC. FLASH ROMD. cache

  • 查看答案
  • CPU的数据总线和二级高速缓存、内存和总线扩展槽之间的数据交换的时钟频率完全一致

    [判断题] CPU的数据总线和二级高速缓存、内存和总线扩展槽之间的数据交换的时钟频率完全一致A . 正确B . 错误

  • 查看答案
  • 高速缓存是为了提高CPU与内存之间数据交换的速度为设计的。

    [判断题] 高速缓存是为了提高CPU与内存之间数据交换的速度为设计的。A . 正确B . 错误

  • 查看答案