第5章存储器[1]系统〔习题5.1〕在一个多层次的存储系统中,Cache、主存和辅存的作用各是什么?所谓“虚拟存储器[2]”指的是什么?在CPU看来访问主存和访问辅存有什么不同?〔解答〕〔习题5.2〕在半导体存储器[3]中,RAM指的是_____,它可读可写,但断电后信息一般会_____;而ROM指的是_____,正常工作时只能从中_____信息,但断电后信息_____。以EPROM芯片2764为例,其存储容量[4]为8K×8位,共有_____条数据线、_____条地址线。用它组成64KB的ROM存储区共需_____片芯片。〔解答〕在半导体存储器中,RAM指的是________,他可读可写,但断电后信息一般会________;而ROM指的是________,正常工作时只能从中________信息,但断电后信息________。以EPROM芯片2764为例,其存储容量为8K×8位,共有________条数据线和________条地址线。用它组成64KB的ROM存储区共需________片2764芯片。〔习题5.3〕为什么存储芯片[5]内的地址译码要采用双译码?以SRAM器件[6]为例,存储芯片有哪些典型的控制信号?它们的功能各是什么?〔解答〕〔习题5.4〕一个容量为4K×4位的假想RAM存储芯片,它应该有多少个地址引脚和多少个数据引脚?如果让你来进行设计,那么需要安排哪些控制引脚?这些引脚分别起什么样的控制作用?〔解答〕应该有12根地址线引脚和4根数据线引脚控制引脚:读取信号OE*:有效时,表示读取存储单元[7]的数据写入信号WE*:有效时,表示将数据写入存储单元片选[8]信号CS*:有效时,表示选中该芯片,可以进行读写操作〔习题5.5〕什么是位片结构?什么是字片结构?存储芯片2114和4116各属于哪种结构?〔解答〕〔习题5.6〕在半导体存储器件中,什么是SRAM、DRAM和NVRAM?什么是掩摸ROM、PROM、EPROM、EEPROM和Flash ROM?为什么微机大系统的RAM用DRAM芯片构成、而微机小系统的RAM用SRAM芯片构成?〔解答〕〔习题5.7〕什么是存储芯片连接中的“位扩充”和“地址扩充”?采用静态RAM芯片2114(1K×4位)或动态RAM芯片4116(16K×1位)来组成32KB的RAM存储区,请问各需要多少芯片?在位方向和地址方向上各需要进行什么样的扩充?请画出采用2114芯片时的连接示意图。〔解答〕位扩充——存储器芯片数据位数小于主机数据线数时,利用多个存储器芯片在数据“位”方向的扩充;地址扩充(字扩充)——当一个存储器芯片不能满足系统存储容量时,利用多个存储器芯片在“地址”方向的扩充组成32KB存储空间,用SRAM 2114(1K×4)需要64个芯片;组成32KB存储空间,用DRAM 4116(16K×1)需要16个芯片;它们都需要进行位扩充和地址扩充图见微机原理wjyl2习题解答.ppt――P22〔习题5.8〕为什么存储芯片要设置片选输入?以SRAM.或EPROM器件为例,它与系统地[9]址总线有哪些连接方式?采用什么连接方式可避免地址重复?采用哪些连接方式可节省或简化译码电路[10]?〔解答〕存储芯片为什么要设置片选信号?它与系统地址总线有哪些连接方式?采用何种连接方式可避免地址重复?采用哪些连接方式可节省用于译码的硬件?片选信号说明该存储器芯片是否被选中正常工作,设置它可以比较方便地实现多个存储器芯片组成大容量的存储空间存储器片选信号通常与CPU地址总线[11]的高位地址线相关联,可以采用“全译码”、“部分译码”、“线选译码”方式采用全译码方式可以避免地址重复采用部分或线选译码可以节省译码硬件〔习题5.9〕在一个针对存储器的译码系统中,如果有4个地址线未参与译码,那么每个存储单元会同时拥有几个地址?〔解答〕24=16〔习题5.10〕请写出图5-32中4个存储芯片各自的可用地址范围,并指明每个存储芯片的重复地址范围。〔解答〕图见微机原理wjyl2习题解答.ppt――P26-P30〔习题5.11〕采用全译码方式和6264芯片(SRAM,8K×8位),在内存的40000H~43FFFH区段扩充RAM,请画出这些芯片与8088最大组态下形成的系统总线的连接示意图。〔解答〕图见微机原理wjyl2习题解答.ppt――P32-P33〔习题5.12〕采用2716芯片(EPROM,2K×8位),在首地址20000H处扩充一段容量为8KB的内存,请画出这些芯片与8088最大组态下形成的系统总线的连接示意图。对存储芯片进行片选译码的方式不限。〔解答〕图见微机原理wjyl习题解解1cao.ao.ppt――P49,50〔习题5.13〕采用3:8译码器[12]74LS138和2764芯片(EPROM,8K×8位),通过全译码方式在8088系统的地址最高端组成32KB的ROM区,请画出各2764芯片与8088最大组态下形成的系统总线的连接示意图。〔解答〕图见微机原理wjyl2习题解答.ppt――P35-P36〔习题5.14〕动态RAM为什么要经常进行刷新?微机系统可使用哪些刷新策略?在PC/XT中,刷新周期[13]是多少?多少次后可将动态RAM单元全部刷新一遍?〔解答〕〔习题5.15〕在PC/XT中,由_____组DRAM芯片构成了容量为_____标准内存配置。当CPU访问内存时,对地址_____进行译码[14],产生_____组片选信号,用于选中相应的芯片组。〔解答〕〔习题5.16〕访问的局部性原理指的是什么?高速缓冲存储和虚拟存储的着眼点各是什么?〔解答〕

第5章存储器[1]系统〔习题
5.1〕在一个多层次的存储系统中,Cache、主存和辅存的作用各是什么?所谓“虚拟存储器[2]”指的是什么?在CPU看来访问主存和访问辅存有什么不同?〔解答〕〔习题
5.2〕在半导体存储器[3]中,RAM指的是_____,它可读可写,但断电后信息一般会_____;而ROM指的是_____,正常工作时只能从中_____信息,但断电后信息_____。以EPROM芯片2764为例,其存储容量[4]为8K×8位,共有_____条数据线、_____条地址线。用它组成64KB的ROM存储区共需_____片芯片。〔解答〕在半导体存储器中,RAM指的是________,他可读可写,但断电后信息一般会________;而ROM指的是________,正常工作时只能从中________信息,但断电后信息________。以EPROM芯片2764为例,其存储容量为8K×8位,共有________条数据线和________条地址线。用它组成64KB的ROM存储区共需________片2764芯片。〔习题
5.3〕为什么存储芯片[5]内的地址译码要采用双译码?以SRAM器件[6]为例,存储芯片有哪些典型的控制信号?它们的功能各是什么?〔解答〕〔习题
5.4〕一个容量为4K×4位的假想RAM存储芯片,它应该有多少个地址引脚和多少个数据引脚?如果让你来进行设计,那么需要安排哪些控制引脚?这些引脚分别起什么样的控制作用?〔解答〕应该有12根地址线引脚和4根数据线引脚控制引脚:读取信号OE*:有效时,表示读取存储单元[7]的数据写入信号WE*:有效时,表示将数据写入存储单元片选[8]信号CS*:有效时,表示选中该芯片,可以进行读写操作〔习题
5.5〕什么是位片结构?什么是字片结构?存储芯片2114和4116各属于哪种结构?〔解答〕〔习题
5.6〕在半导体存储器件中,什么是SRAM、DRAM和NVRAM?什么是掩摸ROM、PROM、EPROM、EEPROM和Flash ROM?为什么微机大系统的RAM用DRAM芯片构成、而微机小系统的RAM用SRAM芯片构成?〔解答〕〔习题
5.7〕什么是存储芯片连接中的“位扩充”和“地址扩充”?采用静态RAM芯片2114(1K×4位)或动态RAM芯片4116(16K×1位)来组成32KB的RAM存储区,请问各需要多少芯片?在位方向和地址方向上各需要进行什么样的扩充?请画出采用2114芯片时的连接示意图。〔解答〕位扩充——存储器芯片数据位数小于主机数据线数时,利用多个存储器芯片在数据“位”方向的扩充;地址扩充(字扩充)——当一个存储器芯片不能满足系统存储容量时,利用多个存储器芯片在“地址”方向的扩充组成32KB存储空间,用SRAM 2114(1K×4)需要64个芯片;组成32KB存储空间,用DRAM 4116(16K×1)需要16个芯片;它们都需要进行位扩充和地址扩充图见微机原理wjyl2习题解答.ppt――P22〔习题
5.8〕为什么存储芯片要设置片选输入?以SRA
M.或EPROM器件为例,它与系统地[9]址总线有哪些连接方式?采用什么连接方式可避免地址重复?采用哪些连接方式可节省或简化译码电路[10]?〔解答〕存储芯片为什么要设置片选信号?它与系统地址总线有哪些连接方式?采用何种连接方式可避免地址重复?采用哪些连接方式可节省用于译码的硬件?片选信号说明该存储器芯片是否被选中正常工作,设置它可以比较方便地实现多个存储器芯片组成大容量的存储空间存储器片选信号通常与CPU地址总线[11]的高位地址线相关联,可以采用“全译码”、“部分译码”、“线选译码”方式采用全译码方式可以避免地址重复采用部分或线选译码可以节省译码硬件〔习题
5.9〕在一个针对存储器的译码系统中,如果有4个地址线未参与译码,那么每个存储单元会同时拥有几个地址?〔解答〕24=16〔习题
5.10〕请写出图5-32中4个存储芯片各自的可用地址范围,并指明每个存储芯片的重复地址范围。〔解答〕图见微机原理wjyl2习题解答.ppt――P26-P30〔习题
5.11〕采用全译码方式和6264芯片(SRAM,8K×8位),在内存的40000H~43FFFH区段扩充RAM,请画出这些芯片与8088最大组态下形成的系统总线的连接示意图。〔解答〕图见微机原理wjyl2习题解答.ppt――P32-P33〔习题
5.12〕采用2716芯片(EPROM,2K×8位),在首地址20000H处扩充一段容量为8KB的内存,请画出这些芯片与8088最大组态下形成的系统总线的连接示意图。对存储芯片进行片选译码的方式不限。〔解答〕图见微机原理wjyl习题解解1ca
o.ao.ppt――P49,50〔习题
5.13〕采用3:8译码器[12]74LS138和2764芯片(EPROM,8K×8位),通过全译码方式在8088系统的地址最高端组成32KB的ROM区,请画出各2764芯片与8088最大组态下形成的系统总线的连接示意图。〔解答〕图见微机原理wjyl2习题解答.ppt――P35-P36〔习题
5.14〕动态RAM为什么要经常进行刷新?微机系统可使用哪些刷新策略?在PC/XT中,刷新周期[13]是多少?多少次后可将动态RAM单元全部刷新一遍?〔解答〕〔习题
5.15〕在PC/XT中,由_____组DRAM芯片构成了容量为_____标准内存配置。当CPU访问内存时,对地址_____进行译码[14],产生_____组片选信号,用于选中相应的芯片组。〔解答〕〔习题
5.16〕访问的局部性原理指的是什么?高速缓冲存储和虚拟存储的着眼点各是什么?〔解答〕

参考答案与解析:

相关试题

通常计算机的存储器是一个由Cache、主存和辅存构成的3级存储系统。辅助存储器

[单选题]通常计算机的存储器是一个由Cache、主存和辅存构成的3级存储系统。辅助存储器一般可由磁盘、磁带和光盘等存储设备组成。Cache和主存一般是一种 (5) 存储器。在各种辅存中,除了 (6) 外,大多是便于脱卸和携带的。Cache存储器一般采用 (7) 半导体芯片,主存现主要由 (8) 半导体芯片组成。(5) A.随机存取B.相联存取C.只读存取D.顺序存取(6) A.软盘B.CD-ROMC.磁带D.硬盘(7) A.DRAMB.PROMC.EPROMD.SRAM(8) A.DRAMB.ROMC.E

  • 查看答案
  • 通常计算机的存储器是一个由Cache、主存和辅存构成的3级存储系统。辅助存储器一

    [单选题]通常计算机的存储器是一个由Cache、主存和辅存构成的3级存储系统。辅助存储器一般可由磁盘、磁带和光盘等存储设备组成。Cache和主存一般是一种(5)存储器。在各种辅存中,除了(6)外,大多是便于脱卸和携带的。Cache存储器一般采用(7)半导体芯片,主存现主要由(8)半导体芯片组成。A.随机存取B.相联存取C.只读存取D.顺序存取

  • 查看答案
  • 存储器的层次结构中,“Cache-主存”层次是为了弥补主存()的不足,“主存-辅

    [填空题] 存储器的层次结构中,“Cache-主存”层次是为了弥补主存()的不足,“主存-辅存”层次是为了弥补主存()的不足。

  • 查看答案
  • 存储系统采用层次结构,形成缓存-主存和主存-辅存两个存储层次、三级存储系统,前者解决()

    存储系统采用层次结构,形成缓存-主存和主存-辅存两个存储层次、三级存储系统,前者解决()A. 层次系统容量问题B. CPU和主存速度不匹配问题C. 兼容性问题D

  • 查看答案
  • 在存储体系中,虚拟存储器和Cache分别属于主存£¯外存层次和Cactle£¯主

    [单选题]在存储体系中,虚拟存储器和Cache分别属于主存/外存层次和Cactle/主存层次,这两层次的共同点是______。A.都是提高存储体系的速度B.都需要硬件来实现C.地址变换,失效时要替换D.都对程序员透明

  • 查看答案
  • 一个虚拟存储系统由容量C1=8MB的主存和容量C2=800MB的辅存这两级存储器

    [单选题]一个虚拟存储系统由容量C1=8MB的主存和容量C2=800MB的辅存这两级存储器所构成。主存每位的平均代价P1=10个单位成本,辅存每位的平均代价P2=1个单位成本。相对CPU而言,从主存读出时间tA1=500ns,从辅存读出时间tA2=5ms。为了测定是否达到高的存取速率和低的位成本等,可以统计一组Benchmark程序,获得访问主存次数N1=8×109,访问辅存次数N2=16×106。那么,本虚存系统的两级存储器的读出时间比γ=(1),每位平均代价p=(2)单位成本,命中率H=(3),平均读

  • 查看答案
  • 在虚拟存储系统中,相联存储器的访问方式是______寻址的。

    [单选题]在虚拟存储系统中,相联存储器的访问方式是______寻址的。A.直接B.按物理地址C.按内容D.按逻辑地址A.B.C.D.

  • 查看答案
  • 存储器,一般分为()和()。通常()是指CPU可以访问的存储器也称为主存储器。

    [填空题] 存储器,一般分为()和()。通常()是指CPU可以访问的存储器也称为主存储器。

  • 查看答案
  • “Cache—主存”和“主存—辅存”层次的主要区别是什么?

    [问答题] “Cache—主存”和“主存—辅存”层次的主要区别是什么?

  • 查看答案
  • 虚拟存储器一般的主存—辅存系统的本质区别之一是( )。

    [单选题]虚拟存储器一般的主存—辅存系统的本质区别之一是( )。A.使用虚拟存储器,编程人员必须用变址寻址或基址寻址等方式来扩大逻辑地址空间,使之与物理空间相匹配B.虚拟存储器对物理空间的分配是由操作系统而完成的,而不是由程序人员进行安排的C.虚拟存储器访问主存时不必进行虚实地址的变换,很方便,深受程序人员的欢迎D.虚拟存储器空间比物理空间小,但速度快得多

  • 查看答案